有關位址轉換側查緩衝器(translation-lookaside buffer; TLB)的描述,下列何者錯誤?
(A) 為一硬體表格
(B) 儲存部分的分頁表(page table)資訊
(C) 能改善快取記憶體(cache)的存取速度
(D) 與快取記憶體(cache)相似,會有失誤(miss)的狀況發生

答案:登入後查看
統計: A(49), B(27), C(83), D(37), E(0) #456013

詳解 (共 4 筆)

#4367665
C.是減少去實體記憶體存取次數
(共 17 字,隱藏中)
前往觀看
1
0
#4621969

CPU的一種快取,由記憶體管理單元用於改進虛擬位址到實體位址的轉譯速度。目前所有的桌上型及伺服器型處理器(如 x86)皆使用TLB。TLB具有固定數目的空間槽,用於存放將虛擬位址對映至實體位址分頁表條目。為典型的可定址內容記憶體(content-addressable memory,首字母縮略字:CAM)。其搜尋鍵碼為虛擬記憶體位址,其搜尋結果為實體位址。如果請求的虛擬位址在TLB中存在,CAM 將給出一個非常快速的匹配結果,之後就可以使用得到的實體位址存取記憶體。如果請求的虛擬位址不在 TLB 中,就會使用分頁表進行虛實位址轉換,而分頁表的存取速度比TLB慢很多。有些系統允許分頁表被交換到次級記憶體,那麼虛實位址轉換可能要花非常長的時間。

1
0
#7211803
這是一道關於 作業系統(Operatin...
(共 2028 字,隱藏中)
前往觀看
0
0
#4195401
不是改善快取,是改善記憶體的存取速度
(共 20 字,隱藏中)
前往觀看
0
0