11 某處理器為具有 5 個 stages 的管線式處理器,各管線階級(pipeline stage) 分 別 為 instruction fetch (IF), instruction decode (ID), execution (EX), memory (MEM), write back (WB)。各 stage 所需的運算時間分別如下: IF: 2.5 ns ID: 1.0 ns EX: 1.5 ns MEM: 4 ns WB: 3.0 ns 則該處理器可執行的最快時脈頻率為何?
(A) 1 GHz
(B) 0.5 GHz
(C) 0.25 GHz
(D) 0.10 GHz

答案:登入後查看
統計: A(73), B(67), C(179), D(27), E(0) #2910184

詳解 (共 2 筆)

#5437881
關鍵字Pipeline管線式代表可同步處...
(共 57 字,隱藏中)
前往觀看
11
0
#5562648
找週期最大的 MEM : 4ns週期的倒...
(共 68 字,隱藏中)
前往觀看
10
0

私人筆記 (共 1 筆)

私人筆記#4084045
未解鎖
關鍵字Pipeline管線式代表可同步處...
(共 55 字,隱藏中)
前往觀看
5
0