題組內容

五、在精簡指令集計算機(RISC, Reduced Instruction Set Computer)設計中:

⑶設程式執行時對指令快取記憶體及數據快取記憶體的存取數比例為 2:1,且在理 想快取設計下的每道指令時脈數(CPI)為 1。若實際情況下指令快取記憶體的 錯失率(miss rate)為 20%,錯失懲罰(miss penalty)為 12 個時脈週期;數據快 取記憶體的錯失率為 35%,錯失懲罰為 15 個時脈週期。則實際的 CPI 為若干? (計算結果請取至小數點後一位。)(7 分)