阿摩線上測驗
登入
首頁
>
積體電路技術
>
111年 - 111 高等考試_二級_電子工程:積體電路技術#110949
> 申論題
申論題
試卷:111年 - 111 高等考試_二級_電子工程:積體電路技術#110949
科目:積體電路技術
年份:111年
排序:0
申論題資訊
試卷:
111年 - 111 高等考試_二級_電子工程:積體電路技術#110949
科目:
積體電路技術
年份:
111年
排序:
0
申論題內容
四、說明何為共模拒斥比(CMRR)?如果輸入端的信號成分包含一個 10-mV-rms 10 kHz 的差動信號及一個 1-V-rms 60 Hz 的共模信號,且輸 出需要將共模信號抑制到比差動信號小至少 60 dB,所用的差動放大器 的共模拒斥比至少需要有多少?(20 分)