所屬科目:高中技藝◆數位電子
1. 有一個1000 Hz的正弦波信號,若要在示波器上觀察到1~2個週期的波形,則示波器時基要調到哪一個比較接近: (A)5 ms/div (B)2 ms/div (C)0.5 ms/div (D)0.2 ms/div
2. MB 的記憶體至少需幾條位址線來定址? (A)8 條 (B)10 條 (C)16 條 (D)24 條
3. \(F (A ,B ,C) = \Sigma(0 ,2 ,3 ,4 ,6 ,7 )\) 化成最簡函式為 \(F (A ,B ,C ) =\) (A)\(B + C\) (B)\(AC' + B\) (C)\(BC + C'\) (D)\(B + C'\)
4. TTL 正邏輯位準在輸出端,高電位與低電位的電壓定義範圍如何? (A)0.4V 以下為Lo、4.0V 以上為Hi (B)0.8 V 以下為Lo、2.0V 以上為Hi (C)0.4V 以下為Lo、2.4V 以上為Hi (D)2.4V 以下為Lo、0.8V 以上為Hi
5. 如下圖所示電路,CLK輸入為1KHz脈波信號,請問輸出Q的頻率為何?
(A)500Hz (B)1KHz (C)2KHz (D)0Hz
6. 當CLK為1KHz時,以下哪個正反器的輸出不是500Hz? (A)(B)(C)(D)
7. 使用示波器觀察邏輯信號時,以下敘述哪個正確? (A)輸入模式可以選擇DC檔以觀察邏輯信號之直流準位 (B)輸入模式可以選擇AC檔以觀察邏輯信號之直流準位 (C)輸入模式可以選擇GND檔以觀察邏輯信號之直流準位 (D)可以先用HORIZONTAL鈕將垂直掃描軌跡歸零
8. 以三用電表量得AC110V,其電壓之峰對峰值約為 (A)410V (B)220V (C)110 V (D)310V
9. 下列有關基本邏輯IC中的TTL與CMOS描述,何者不正確? (A)CMOS的IC不易受雜訊干擾,所以未用的輸入端可空接,不會影響正常運作 (B)當CMOS的電源電壓(VDD)為5V,且接地電壓(VSS)為0V時,其邏輯『0』的低準位輸入電壓(VIL)範圍為0V至1.5V (C)當CMOS的電源電壓(V DD)為5,且接地電壓(VSS)為0V時,其邏輯『1』的高準位輸入電壓(VIH)範圍為3.5V至5V (D)74LS00為TTL的IC,4001為CMOS的IC
10. 下圖所示若兩個反及閘皆為開集極輸出閘,其輸出F為
(A)\((XYWZ)'\) (B)\((XY)'+(WZ)'\) (C)\((XY)'\cdot(WZ)'\) (D)\((XY)'+(W'Z')\)
1. 如下圖所示,初始值 Q3Q2Q1Q0 的值為0000,請問CLK輸入6個脈波後,輸出 Q3Q2Q1Q0的值為何?___________。
2. 使用如下圖(左)之 T 型正反器設計一同步計數器,其輸出的十進位數值狀態如下圖(右),請問在使用最少之邏輯閘情況下,至少需要用到幾個 T 型正反器?__________個。
3. 如下圖之計數器,假設初始狀態為 000,若輸入 CLK 之頻率為 10KHz,請問輸出 C 之頻率為何?___________Hz。
4. 如下圖,當 Start 信號由〝1〞變成〝0〞後,若輸入 Clock 的頻率為 100KHz 之方波,Q0的工作周期為____________。
5. 兩個8位元有號數相加 \(11111111b+10000001b=\)______________________(以二進制表示)。
6. 全減器的信號輸入為 \(x, y, b\_in\),輸出為 \(d, b\_out\),請寫出 \(b\_out\) 的邏輯方程式,\(b\_out =\)_______________。
7. 如下圖所示,求 Vin = _____________________。
8. 如下圖所示,求 Vo = _____________________。
9. 假設 VBE=0.7V,β=99,求E極的輸入阻抗=__________。(需精確解)
10. 如下圖,求 vo和 v1, v2 的關係式。____________________________
1. 下圖為一 OPA 電路,請畫出 Vo 波形並標示清楚和 Vin之電壓和時間關係。
(A) 列出狀態激勵表
(B) 卡諾圖化簡並列出布林代數式
(C) 電路圖
3. 請使用一個理想 OPA 設計一非反相之放大器,使 Vo=10(Vx+Vy) (V)。