試卷名稱:96年 - 96 台灣電力公司_養成班及用人當地化甄試試題:數位邏輯設計#125209
年份:96年
科目:台電◆數位邏輯(設計)
41. 承【題40】, 若每個正反器的延遲時間為 12.5 ns (1 ns = 10-9秒), 則輸入計時脈衝的最高 頻率不可超過多少 MHz? (A) 50 (B) 20 (C) 10 (D) 80