阿摩線上測驗
登入
首頁
>
半導體製程
> 101年 - 101 專利商標審查特種考試_三等_電子工程:半導體製程#44824
101年 - 101 專利商標審查特種考試_三等_電子工程:半導體製程#44824
科目:
半導體製程 |
年份:
101年 |
選擇題數:
0 |
申論題數:
9
試卷資訊
所屬科目:
半導體製程
選擇題 (0)
申論題 (9)
一、⑴請說明矽基板(Wafer)之製作流程中,從晶棒(Ingot)到拋光矽基板(Polished Silicon Wafer)之製造程序(Manufacturing Process)。(10 分)
⑵請說明矽基板(Wafer)應用上分那幾類。(10 分)
⑴請說明使用TEOS(Tetraethoxysilane, Si(OC
2
H
5
)
4
)來製作金屬層間氧化絕緣層 SiO
2
(Inter-Layer Dielectric, ILD),有何優缺點?(10 分)
⑵請說明使用鋁(Al)或鎢(W)金屬來填 Via hole 或 Contact hole 之方法優缺點。 (10 分)
三、矽(Si)基板表面上有 2μm的二氧化矽(SiO
2
)要被蝕刻,二氧化矽的蝕刻速率是 0.8μm/min,二氧化矽對矽的蝕刻選擇比(Selectivity)為 25 比 1,如果三分鐘後停 止蝕刻,試問會有多少下層的矽被蝕刻掉?(20 分)
四、⑴請說明電漿蝕刻(Plasma Etching)技術之問題點(Problem Issues)。(10 分)
⑵請說明 III-V 化合物半導體活性離子蝕刻(Reactive Ion Etching)結果跟那些製程 參數有關。(10 分)
五、⑴金氧半場效電晶體(MOSFET),當元件越做越小,如 25 奈米以下,為何其中之 氧化物要使用高介電常數材料(High Dielectric Constant, High-k)?有什麼好處? 如何選擇高介電常數材料?(12 分)
⑵金氧半場效電晶體(MOSFET),當元件越做越小,在後段製程,為何要使用低 介電常數材料(Low Dielectric Constant, Low-k)?有什麼好處?那一種材料介電 常數最小?(8 分)